Звоните! 
 (926)274-88-54 
 Бесплатная доставка. 
 Бесплатная сборка. 
Ассортимент тканей

График работы:
Ежедневно. С 8-00 до 20-00.
Почта: soft_hous@mail.ru
Читальный зал -->  База цифровых устройств 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 [ 100 ] 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176

Он является системным, однопроцессорным, магистральным, параллельным, асинх}Х)Нным интерфейсом с полудуплексной (двусторонней поочередной) передачей данных. Интерфейс получил широкое распространение при объединении в систему не более Ю подключаемых к магистрали ИС, расположенных в непосредственной близости друг от друга. Для этого интерфейса разработан ряд интерфейсных БИС (комплектов К580, К589 и др.).

В функциональном аспекте интерфейс задается набором линий (сигналов), обеспечиваюших обмен информацией между модулями, и временными параметрами (длительностями сигналов и их взаимным расположением во времени).

Интерфейс Microbus имеет 36 линий, в числе которых 16-разрядная шина адреса, 8-разрядная шина данных и следующие линии для управляющих сигналов: MEMR, MEMW, IOR, IOW, RDY, INT, INTA, HOLD, HLDA, CLK, RESET, BUSEN.

Эти сигналы рассматривались при описании микропроцессора Intel 8085А и не нуждаются в дополнительных пояснениях. Исключение составляет сигнал BUSEN. Этот сигнал поступает от контроллера прямого доступа к памяти при захвате им шин МПС и для подстраховки блокирует выходы шин микропроцессора с тремя состояниями (типа ТС). При построении систем может и не использоваться.

В интерфейсе адресные пространства памяти и ВУ разделены, выполняются протоколы адресного (программного) обмена, обмена по прерываниям и прямого доступа к памяти.

В сведениях об интерфейсе приводятся также временные характеристики сигналов для циклов адресного обмена и др.

Интерфейс И-41

Позднее был разработан интерфейс фирмы Intel Multibus и на его основе отечественный интерфейс И-41. Этот интерфейс является многомашинным, системным, магистральным, параллельным, полудуплексным. Допускается использование 8- и 16-разрядных модулей, один из которых (активный) ифает роль задатчика, другой (пассивный) - исполнителя. При запросах управления магистралью одновременно от нескольких задатчиков решается задача арбитража. В состав линий входят 25-разрядная шина адреса (одна из ее линий передает признак двухбайтной передачи), 16-разрядная шина данных и две линии контроля каждого байта на четность, 8-разрядная шина управления адресным (программным) обменом, 9-разрядная шина прерываний, 7-разрядная шина управления интерфейсом, 10-разрядная вспомогательная шина и шина источников питания. На интерфейсе И-41 заданы протоколы:

D адресного обмена (с возможным запретом обращения);



О арбитража запросов задатчиков на управление магистралью и смены за-патчика;

□ обработки прерываний;

□ аварии в системе электропитания.

Интерфейс МПИ

Интерфейс МПИ (на основе Q-bus) - магистральный, параллельный, полудуплексный, асинхронный при передаче данных и синхронный при пе[1еда-че адреса. Адрес и данные передаются по одной и той же тцине с разделением во времени (мультиплексируемой шине адресов-данных). Основное назначение интерфейса - построение однопроттессорньтх систем, точнее, систем с одним ведущим процессором. Выполняются адресный обмен (в том числе и блочный), захват магистрали и прерывания. Адресное пространство памяти и ВУ - общее (интерфейс с общей шиной ) и может составлять 64 К (16-разрядный адрес) или 16 М (24-разрядный адрес). Формат данных - байт или два байта. Для адресации ВУ отводится 8К в конце АП.

Мультиплексирование адресов и данных снижает пропускную способность интерфейса, но значительно уменьшает число линий связи, упрощая и удешевляя шину.

С ростом разрядности и быстродействия процессоров изменялись и соответствуюшие характеристики интерфейсов.

Появление ПЭВМ IBM PC/AT ассоциируется с применением интерфейса (шины) ISA, 32-разрядных процессоров 80386 и т. д. - с шиной EISA (Extended ISA) или MCA (микроканал). На уровне локальных шин сейчас широко применяется шина PCI (фирмы Intel), известна шина VL-bu.! и др. Тактовая частота современных системных шин составляет 66...133 МГц.

Уже в первые годы развития техники интерфейсов фирма Intel разработала ряд БИС, предназначенных для реализации системных шин. В маркировке этих микросхем первыми были цифры 82, после которых стояли еше две цифры, обозначающие конкретный тип интерфейсной схемы. Простейшими микросхемами были шинные формирователи и порты (буферные регистры), более сложные операции обслуживались адаптерами и контроллерами. Входе последующего развития интерфейсные схемы (схемы системной нод-аержки) претерпели ряд изменений, связанных с совершенствованием схемотехнологии ИС. Сейчас уровень интеграции ИС позволяет на одном кристалле объединить целый ряд устройств, которые ранее выполнялись в вттде отдельных микросхем. Микросхемы с набором различных интерфейсных устройств, тем не менее, в структурном плане до сих пор базируются на простых ИС типа 82ХХ- Например, о современном периферийном кон-1роллере 82С206 сказано: содержит две ИС 8259, две ИС 8237, одну ИС 8254 н др., где перечисленные ИС представляют собою давно разработанные



структуры типа 82ХХ. Более тою, даже в библиотеках схемных решений новейших СБИС программируемой логики структуры традиционных интерфейсных схем используюгся в качестве макрофункций. Таким образом, рассматриваемые ниже адаптеры и контроллеры имеют как бы три лица: отдельных микросхем, частей более сложных кристаллов и макрофункций библиотек СБИС программируемой логики.

§ 6.2. Шинные формирователи и буферные регистры

Шинные формирователи

Шинные формирователи (ШФ), называемые также приемопередатчиками, шинными драйверами или магистральными вентиль-буферами, включакутся между источником информации и шиной. Они усиливают сигналы по мош-ности при работе на шину, отключают источник информации от шины, когда он не участвует в обмене, формируют при необходимости требуемые уровни сигналов логической 1 или 0. Двунаправленные ШФ позволяют в зависимости от сигнала управления передавать сигналы в шину или, напротив, принимать их с шипы и передавать приемнику данных.

Рис. 6.1. Схема шинного формирователя К580ВА66 (а) и временные диаграммы его работы (6)




1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 [ 100 ] 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176



ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку.



Звоните! Ежедневно!
 (926)274-88-54 
Продажа и изготовление мебели.


Копирование контента сайта запрещено.
Авторские права защищаются адвокатской коллегией г. Москвы
.