Звоните! 
 (926)274-88-54 
 Бесплатная доставка. 
 Бесплатная сборка. 
Ассортимент тканей

График работы:
Ежедневно. С 8-00 до 20-00.
Почта: soft_hous@mail.ru
Читальный зал -->  База цифровых устройств 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 [ 80 ] 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176

-ж L

RG - ЛСх - RG - ЛСх - RG

Рис. 4-39. Исходный (а) и конвейеризованный (б) тракты обработки информации

Уменьшения Tm,n. т. е. повышения частоты тактовых импульсов, можно добиться снижением путем расщепления логической схемы на ступени, разделенные регистрами (рис. 4.39, б). Если погическая схема расщепляется по гпубине ровно пополам, то новое значение минимального периода тактовых импульсов определится тем же соотношением, что и для схемы, показанной на рис. 4.39, а. однако численное значение задержки логической схемы нужно будет уменьшить адвое.

Применение конвейера увеличивает поток информации от входа к выходу за единицу времени, хотя, в то же время, единица информации щхтходит от входа к выходу за большее время, чем в схеме без конвейеризации.

В микросхемах SDKAM внешние управляюшие ситналы фиксируются положительными фронтами тактовьж импульсов и используются для генерации команд, управляющих процессами в ЗУ. Команда ACT (Active) связана с выбором ст)оки по соответствующему адресу. Команда RED (Read) определяет адрес первого столбца для чтения данных. Команда PRE (Precharge) связана с этапом предзаряда шин.

Первое слово после формирования адреса появляется с запаздыванием на несколько тактов (Access Latency). Время доступа при этом обычное , i.e. такое, каким бы оно было в стандартном ЗУ. Адреса следую1[щх слов формируются внутренним счетчнком, и слова появляются в каждом такте (рис. 4.40. а). Чтобы ускорить темп появления слов в пакете, организуегся трехступенчатый конвейер (рис. 4.40, й) Работу конвейера можно определить как параллельное функционирование носледователыш активизируемых блоков. В соответствии с управлением тактами каждый сегмент схемы столбца работает в паратлель с другими (рис. 4.40, в).

В микросхемах SDRAM предусматривают возмохсность регулировки запаздывания первого доступа с целью приспособления памяти к частотным требованиям системы и штины пакета, в коюром слова читаются или записываются в кажлом такте после всего одной команды.



Адреса

Команды DO

J~T rJ~UrXJ bJ~L r~L ri r~l

1 I III;

X стро;;:г-х стогбцггх i :

I I ! J J

<ACT> <RED> I I <PRE>

-<:DC><:x>c5i>

Усилители ЗП/ЧТ CLK3

- [столбца H ЧаЗ? -~ ~

Адресный I I

буфер


I c°n6uB I I A1 I A2 I A3 I A-1 I A5 I A6 1

nd < > > > >

D1 г 02 D3 D4 D5

- 4 Ч <

CLK .

I D1 I D2 I D3

Рис. 4.40. Временные диаграммы (a), трехступенчатый конвейер (б) и временные соотношения обработки информации (а) для синхронных динамических ОЗУ

К достоинствам SDRAM относится отсутствие больших проблем по согласованию взаимтюго положения 1Ю времени входных сигналов, что в иных случаях может быть сложным. Здесь же положение облегчается, т. к. входные сигналы фиксируются (зашелкиваюгся) фронтами тактовых импульсов, жестко задаюшими моменты их появлетшя и исчезновения. В SDRAM легко реализуются и многобанковые системы памяти на одном криста/ьтс.

Структуры типа RDRAM

Микросхемы названы по имени фирмы разработчика - Rambus {RDRAM - RanTbus DRAM). Они представляют собою байт-последовательную память с очень высоким темпом передачи баГттов. Основными новшествами архитектурного плана являются синхронизация обоими фронтами тактоаых импульсов



и специальный новый интерфейс Rambus Channel Синхронизация принципиально сходна с применяемой в SDRAM

В первой разработке при частоте тактовых импульсов 250 МГц получен темп передачи байтов 500 МГц (2 нс/байт). В дальнейшем частота еще повысилась в 1,5...3 раза.

Интерфейс Rambus Cliannel имеет всего 13 сигнальных линий, что значительно меньше, чем у традиционных микросхем памяти. В интерфейсе нет специализированных адресных линий. Вместо обычной адресации по интерфейсу посылаются пакеты, включающие в себя команды и адреса Вначале посылается пакет запросов, на которыГ! память отвечает пакетом подтверждения, после чего идет пакет данных. Из-за такого процесса первьп ! доступ к данным оказывается сильно запаздывающим В первой разработке запаздывание составляло 128 не. Поэтому при чтении отдельных слов RDRAM совершенно неэффективна. Средняя частота передачи байтов зависит от длины пакета данных. При обмене пакетами по 256 байт средняя частота будет 400 МГц (к 2 не добавляется 0,5 не на байт), при пакетах по 64 байта - 250 МГц и т. д.

RDRAM идеально подходит дтя тафических и мультимедийных притоже-ний с типичным для них процессом - быстрой выдачей длинной последовательности слов для формирования изображения на экране иди сходных с этим задач.

Структура DRDRAM

Это близкий родственник RDRAM, называемый Direct RDRAM (DRDRAM). В этой разновидности архитектуры RDRAM преодолен такой фактор, как большое время запаздывания при первом доступе к данным. Естественно, это расширило область использования DRDRAM. Сегодня в областтт быстродействующих DRAM до.минируют син.хронные (SDRAM). Для некомпьютерных применений, требуютцих больших емкостей памяти, эта ситуация может сохраниться на многие годы. В комньео-терных схемах DRDRAM представляется сильной альтернативой. Имея времена первого доступа, такие же как у SDRAM, DRDRAM не дефаднруют по скорости при произвольных обращениях больше, чем обычные синхронные DRAM. Пропускная же способность у mix продолжает увеличиваться. Уже имеются микросхемы DRDRAM с 16-разрядным интерфейсом (первоначальные варианты RDRAM имели 8-разрядныс). При работе на тактовотт частоте 400 МГц и схемотехнике DDK (Double Data Rate), предусматривающей тактирование процессов обоими фронтами импульсов, такие DRDRAM дают пропускную способность (Bandwidth) внутри пакета 1.6 Гбайт/с.

Можно сказать, что в извечной гонке с процессорами ЗУ впервые из дото-няющих стали опережающими, поскольку цифру 1,6 Гбайт/с сейчас вряд ли можно использовать в системах.



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 [ 80 ] 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176



ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку.



Звоните! Ежедневно!
 (926)274-88-54 
Продажа и изготовление мебели.


Копирование контента сайта запрещено.
Авторские права защищаются адвокатской коллегией г. Москвы
.