Звоните! 
 (926)274-88-54 
 Бесплатная доставка. 
 Бесплатная сборка. 
Ассортимент тканей

График работы:
Ежедневно. С 8-00 до 20-00.
Почта: soft_hous@mail.ru
Читальный зал -->  База цифровых устройств 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 [ 172 ] 173 174 175 176

Индикаторы семисегментиые, 30 Интерфейс JTAG, 397

с общей шиной, 256

с раздельной шиной, 256

Информационная емкость, 176

на стандартных *тчейках, 447 полностью 1аказные, 446 полузаказные, 447 специализированные, 446 стандартные, 446 Искажения сигналоы в

несо1ласованных линиях, 19 Искусственная энергонезависимостъ статических ЗУ, 226

Каналы трассиропкн, 383 Канальные БМК, 383 Классификация триггеров, 102 Код Грея, 126 Кодовое расстояние, 70 Командный цикл, 264 Комбинационные цепи. 39 Компараторы, 64

на больше, 66

на равенство, 65 Компиляция проекта, 462 Конвейеризация продвижения

данных, 239 Контроль

по модулю 2, 69

с использованием кодов Хемминга, 73 Коррекция расфазирования

синхросигналов. 137 Кратность ошибки, 70 Критерии качества ЦУ, 46 Круговой приоритет, 330 Кэш-память, 175

полностью ассоциативная, 191

с наборно-ассоциа1ивной архитектурой, 192

с прямым размещением, 192

Линейная селекция, 256 Логические блоки FPGA, 398

Маскирование запросов, 330 Масочные ЗУ, 195 Матричные перемножители, 93 Машинный цикл, 264 Методика PREP, 437 Микропроцессор, 249 Микропроцессорная система

(МПС), 250 Микросхемы типа, 431 Минимизация логическах

функций, 44 МНОП-транзистор. 201 Модемы, 316 Модуль памяти, 257 М-последовательность, 171 Мультиш1ексная формула, 55 Мультиплексоры. 54

Наращивание

(расширение) ПЛМ, 365 ралмерности дешифратора, 49 размерности мультиплексоров, 55 раумерности приорнтслюго шифратора, 52

Области примеиення FPGA, 410 Оперативные ЗУ, 178 Организация ЗУ, 176 Основная память, 175 Ошибка

пропуска, 319

формата, 319

Память типа StrataFlaih, 216 Параллельный периферийный адаптер, 306



Перекрестные помехи, 17 Периферийное сканирование, 397 ПМЛ с разделяемыми коньюнкторами, 372 Полиномиальные счетчики. 170 Порт тестирования, 442 Постоянные ЗУ. 179 Преобразователь параллельного кода в

последовательный. 148 Приоритетные шифраторы, 51 Программирование

в системе, 442

ЗУ, 199

ПЛМ, 362 Программируемая

матричная логика, 357

пoльJOвaтeлeм память, 181 Программируемые

логические матрицы, 357

пользователем вентильные матрицы FPGA, 397 Программируемый

интервальный таймер, 348

контроллер прерываний, 329

контроллер прямого доступа к паммти, 340

связной адаптер, 315 Программный

безусловный ввол/нывод, 293

счетчик, 263 Прототипные платы, 464 Прямой доступ к памяти. 338 Псевдослучайные последовательности. 171

Распределитель тактои, 163 Регенерация данных, 180 Регистр

команд, 263

флажков, 261 Регистровые

ЗУ, 175

файлы, 145 Регистры

параллельные, 144

последовательно-параллельные, 145

последовательные

(сдвигающие), 144 универсальные, 148 Режимы

конфигурирования СБИС ПЛ, 401 неиспользуемых входов, 34 работы таймера, 353

Свойство самозапуска, 159 Синхронизаторы одиночных

импульсов, 119 Синхронизация

в инфропых устройствах, 132

двухфазная. 142

однофалная, 138 Система команд МП. 273 Системная частота rdKmponaum, 438 Системные эквивалентные венгили,

438 Системы

коммутации CPLD, 419

межсослинени!! FPGA, 409 Сложные программируемые

логические схемы (CPLD), 412 Согласование волновых сопротивлений

параллельное, 21

последовательное, 21 Специализированные аппаратные

адра, 431 Специальное маскирование, 330 Способ описания проекта

графический, 459

текстовый, 459 Старт-бит. 318 Статические

ЗУ. 180

ЗУ типа БиКМОП, 228

риски. 39 Стек, 262 Стоп-бит, 318 Структура

2D, 182

2DM, 186

3D, 184



Структурное уравнение триггера, 106 Сумматор

накапливающий, 89

параллельный с параллельным переносом, 82

параллельный с последовательным переносом. 81

последовательный, 80

с условным переносом, 88 Сумматоры групповой структуры, 85 Схемы

свертки, 71

ускоренного умножения. 96 Счетчик Джонсона. 165 Счетчики

в коле 1 из N , 163

в коде Грея, 162

двоичные, 152

с фупповой структурой, 155

с произвольным модулем. 157

синхронные с параллельным переносом, 154

синхронные с последовательным переносом, 156

Указатели старшей единицы, 53 Указатель стека. 262 Универсальные логические модули на

основе мультиплексоров, 56 Усилитсли-рс1 енераторы, 232

Фильтрация напряжений питания, 17 Флзш-памягь, 205

с несимметричной блочной структурой, 211

с одновременным стираииел! всех данных, 209

файловая, 213 Формирование импульсов по

длительности, 28 Функциональная ячейка БМК, 382 Функциональные

блоки CPLD, 413

разновилносги ПЛМ и ПМЛ, 368 Функция

генерации, 83

npojpa4HDCTH. 83

Такт, 268

Тестирование проекта, 463 Токовые импульсы о цепях

питания, 15 Транзистор типа ЛИЗМОП. 202 Трассировочная способность

БМК, 381 Трехшинная структура МПС, 250 Триггер типа

D, 103

Ж, 103

RS, 103

Т, 103 Триггер-защелка, 104 Триггеры, 101

двухступенчатые, 104

синхронные, 103

упраааяемые уровнем, 103

управляемые фронтом, 103 Турбо-бит, 396

X, ш

Характеристическое уравнение

триггера, 106 Шинные формирователи, 302

Эквивалентный вентиль, 382; 431 Элементы

задержки, 25

с открытым коллектором, 11 с тремя состояниями выхода. 10

Эмитгерный дот, 14

Эпсршнезаписимость, 178

Язык VHDL, 464 Языки описания аппаратуры, 459 Ячейки периферийною сканирования, 440



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 [ 172 ] 173 174 175 176



ООО «Мягкий Дом» - это Отечественный производитель мебели. Наша профильная продукция - это диваны еврокнижка. Каждый диван можем изготовить в соответствии с Вашими пожеланияи (размер, ткань и материал). Осуществляем бесплатную доставку и сборку.



Звоните! Ежедневно!
 (926)274-88-54 
Продажа и изготовление мебели.


Копирование контента сайта запрещено.
Авторские права защищаются адвокатской коллегией г. Москвы
.